Show simple item record

dc.contributor.advisorIbáñez Díaz, Jesús María 
dc.contributor.advisorVía Rodríguez, Javier 
dc.contributor.authorElvira Arregui, Víctor
dc.contributor.otherUniversidad de Cantabriaes_ES
dc.date.accessioned2013-01-10T15:42:41Z
dc.date.available2013-01-10T15:42:41Z
dc.date.issued2011-07-22
dc.identifier.isbn978-84-694-7209-5
dc.identifier.otherSA. 594-2011
dc.identifier.urihttp://hdl.handle.net/10902/1343
dc.description.abstractABSTRACT: In this thesis, we consider an analog antenna combining architecture for a MIMO wireless transceiver, while pointing out its advantages with respect to the traditional MIMO architectures. In the first part of this work, we focus on the transceiver design, especially the calculation of the beamformers that must be applied at the RF. This analysis is performed in an OFDM system under different assumptions on the channel state information. As a result, several criteria and algorithms for the selection of the beamformers are proposed. In the second part, we address the FPGA design and implementation of a baseband processor for this architecture. This baseband processor is based on the standard IEEE 802.11a. Finally, some real-time tests of the implemented baseband processor are carried out both in stand-alone configuration and also with the whole physical layer setup.es_ES
dc.description.abstractRESUMEN: En esta tesis consideramos una arquitectura de combinación analógica de antenas para una estación inalámbrica MIMO, señalando las ventajas de ésta con respecto a la arquitectura tradicional MIMO. En la primera parte de este trabajo analizamos el cálculo de los pesos que se deben aplicar en RF. Este análisis es realizado para un sistema OFDM bajo diferentes suposiciones sobre el conocimiento del canal en el transmisor. Como resultado, se ofrecen varios criterios y algoritmos para el cálculo de los pesos. La segunda parte se centra en el diseño y la implementación FPGA de un procesador banda base para esta arquitectura. Este procesador está basando en el estándar IEEE 802.11a. Finalmente se llevan a cabo algunos experimentos en tiempo-real del procesador banda base. Estos experimentos se han realizado tanto con el procesador aislado como integrado en el resto de la capa física del sistema.es_ES
dc.format.extent203 p.es_ES
dc.language.isoenges_ES
dc.publisherUniversidad de Cantabriaes_ES
dc.sourceTesis Doctorales en Red (TDR)es_ES
dc.subject.otherWireless communicationses_ES
dc.subject.otherMIMOes_ES
dc.subject.otherBeamforminges_ES
dc.subject.otherFPGAes_ES
dc.subject.otherBaseband processores_ES
dc.subject.otherSystem generatores_ES
dc.subject.otherConvex optimizationes_ES
dc.subject.otherComunicaciones inalámbricases_ES
dc.subject.otherProcesador banda basees_ES
dc.subject.other802.11aes_ES
dc.subject.otherOptimización convexaes_ES
dc.titleBaseband Processing in Analog Combining MIMO Systems: From Theoretical Design to FPGA Implementationes_ES
dc.title.alternativeProcesado Banda Base en sistemas MIMO basados en combinación analógica de antenas : del diseño teórico a la implementación FPGA : tesis doctorales_ES
dc.typeinfo:eu-repo/semantics/doctoralThesises_ES
dc.relation.publisherVersionhttp://hdl.handle.net/10803/32206es_ES
dc.rights.accessRightsopenAccesses_ES


Files in this item

Thumbnail

This item appears in the following Collection(s)

Show simple item record