Mostrar el registro sencillo

dc.contributorUniversidad de Cantabria
dc.contributor.authorFernández Solórzano, Víctor Manuel 
dc.contributor.authorPérez Llano, Jesús Miguel 
dc.contributor.editorOficina Española de Patentes y Marcas (OEPM)es_ES
dc.date.accessioned2012-11-06T09:41:25Z
dc.date.available2012-11-06T09:41:25Z
dc.date.issued2006
dc.identifier.urihttp://hdl.handle.net/10902/934
dc.description.abstractCodificador LDPC e interleaver para DVB-S2. La arquitectura propuesta define una novedosa forma de almacenaje de bits en memoria, almacenando los bits sistemáticos en las primeras filas de forma secuencial y los datos de paridad en las últimas “q” filas, almacenados de forma que valores consecutivos en memoria sean valores separados un valor “q”. Esto permite una codificación del “LDPC” con menos latencia al poder realizar 360 operaciones XOR en paralelo, una acumulación de bits más rápida al acumular los datos de paridad por filas y la realización de un “interleaver” capaz de proporcionar a la salida un símbolo en cada ciclo de reloj para todos los tamaños de trama y “rates” definidas por el estándar. Esto confiere al sistema un elevado throughput, un consumo de memoria reducido, una baja latencia y un área moderado con frecuencias de reloj de hasta 55 MHz con la tecnología Xilinx utilizada.es_ES
dc.format.extent16 p.es_ES
dc.language.isospaes_ES
dc.titleCodificador LDPC e interleaver para DVB-S2es_ES
dc.typeinfo:eu-repo/semantics/patentes_ES
dc.rights.accessRightsopenAccesses_ES
dc.description.otherSolicitud: 200602340 (08.09.2006)es_ES
dc.description.otherNº Pub. de Solicitud: ES2319590A1 (08.05.2009)es_ES
dc.description.otherNº de Patente: ES2319590B2 (07.10.2009)es_ES


Ficheros en el ítem

Thumbnail
Thumbnail

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo