dc.contributor | Universidad de Cantabria | |
dc.contributor.author | Gregorio Monasterio, José Ángel | |
dc.contributor.author | Puente Varona, Valentín | |
dc.contributor.editor | Oficina Española de Patentes y Marcas (OEPM) | es_ES |
dc.date.accessioned | 2016-03-21T13:39:15Z | |
dc.date.available | 2016-03-21T13:39:15Z | |
dc.date.issued | 2015 | |
dc.identifier.uri | http://hdl.handle.net/10902/8201 | |
dc.description.abstract | La presente invención se refiere a un método y un sistema de aceleración por hardware para almacenar y recuperar información, que implementa un algoritmo de aprendizaje cortical a través de una red de conmutación de paquetes. El sistema comprende: un módulo codificador para proveer una entrada SDR y enviar paquetes multidifusión a ciertos módulos columnados conectados entre sí mediante la red de conmutación de paquetes; donde los módulos columnados comprenden a su vez: un encaminador, una pluralidad de módulos de memoria configurados para almacenar las entradas recibidas desde el encaminador y almacenar información de contexto; y un módulo de cálculo que calcula el solapamiento de las entradas, selecciona los módulos de memoria con mayor solapamiento, determina un contexto temporal para los módulos de memoria seleccionados y envía una predicción de salida del sistema a un módulo clasificador, el cual selecciona una salida del sistema entre un grupo de salidas preestablecidas, en función de dicha predicción. | es_ES |
dc.format.extent | 43 p. | es_ES |
dc.language.iso | spa | es_ES |
dc.relation.isversionof | http://hdl.handle.net/10902/11112 | es_ES |
dc.title | Sistema y método escalable de aceleración por hardware para almacenar y recuperar información | es_ES |
dc.type | info:eu-repo/semantics/patent | es_ES |
dc.rights.accessRights | openAccess | es_ES |
dc.description.other | Solicitud: 201500841 (20.11.2015) | es_ES |
dc.description.other | Nº Pub. de Solicitud: ES2558952A1 (09.02.2016) | es_ES |
dc.description.other | Nº de Patente: ES2558952B2 (30.06.2016) | es_ES |