Mostrar el registro sencillo

dc.contributor.advisorPuente Varona, Valentín 
dc.contributor.advisorGregorio Monasterio, José Ángel 
dc.contributor.authorPrieto Torralbo, Pablo 
dc.contributor.otherUniversidad de Cantabriaes_ES
dc.date.accessioned2014-05-21T14:07:03Z
dc.date.available2014-05-21T14:07:03Z
dc.date.issued2014-03-21
dc.identifier.urihttp://hdl.handle.net/10902/4662
dc.description.abstractRESUMEN: Los multiprocesadores son un estándar de los sistemas actuales y suponen una solución a algunos de los limitantes tecnológicos encontrados. Sin embargo, no están exentos de condicionantes tecnológicos que limitan su efectividad. Así, aun cuando el incremento en el número de transistores integrados parece garantizar un aumento en el número de unidades de proceso y de memoria dentro del chip, las conexiones al exterior del chip son cada vez más escasas respecto al número de procesadores. Es necesario minimizar el número de accesos externos, incrementando la fracción del chip dedicada a la jerarquía de memoria y buscando mecanismos para una utilización más eficaz de los recursos disponibles. En esta tesis se abordan distintos componentes de la jerarquía de memoria, abarcando desde la jerarquía de cache on-chip y la red de interconexión, hasta el controlador de memoria y el arbitraje de las peticiones fuera del chip. Se intenta exponer, de forma clara, los problemas y soluciones encontrados en los distintos componentes de la jerarquía de memoria, siempre buscando alternativas eficientes que aumenten la escalabilidad dentro de los requerimientos propios de este tipo de sistemas.es_ES
dc.description.abstractABSTRACT: Multiprocessor systems represent an efficient solution to some of the technological problems encountered; however, they are not without technological constraints that limit their effectiveness. Thus, even if the increase in the number of integrated transistors seems to ensure an increment in the number of memory and processing units within the chip, the off-chip connections are becoming more and more scarce compared to the number of processors. It is necessary to minimize the number of external accesses, increasing the fraction of the chip devoted to the memory hierarchy and requiring mechanisms that provide effective use of available resources. In this thesis, we address different components of the memory hierarchy, ranging from the on-chip cache hierarchy and interconnection network, to the memory controller and the arbitration of off-chip requests. This document will attempt to clearly explain, problems and solutions found in various components of the memory hierarchy, always with the aim of finding efficient ways to increase the scalability while bearing in mind the specific requirements of such systems.es_ES
dc.format.extent153 p.es_ES
dc.language.isospaes_ES
dc.relation.isversionofhttp://hdl.handle.net/10803/134693es_ES
dc.rightsAtribución-NoComercial-CompartirIgual 3.0 Españaes_ES
dc.rights.urihttp://creativecommons.org/licenses/by-nc-sa/3.0/es/
dc.subject.otherArquitectura de computadoreses_ES
dc.subject.otherComputer architecturees_ES
dc.subject.otherCMPes_ES
dc.subject.otherJerarquía de memoriaes_ES
dc.subject.otherMemory hierarchyes_ES
dc.subject.otherCachees_ES
dc.subject.otherNUCAes_ES
dc.subject.otherOff-chip bandwidthes_ES
dc.subject.otherControlador de memoriaes_ES
dc.subject.otherMemory controlleres_ES
dc.subject.otherMemory walles_ES
dc.subject.otherMuro de memoriaes_ES
dc.titleJerarquía de memoria escalable para sistemas multiprocesador en chipes_ES
dc.title.alternativeScalable memory hierarchy for chip multiprocessorses_ES
dc.typeinfo:eu-repo/semantics/doctoralThesises_ES
dc.rights.accessRightsopenAccesses_ES


Ficheros en el ítem

Thumbnail

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo

Atribución-NoComercial-CompartirIgual 3.0 EspañaExcepto si se señala otra cosa, la licencia del ítem se describe como Atribución-NoComercial-CompartirIgual 3.0 España