Mostrar el registro sencillo

dc.contributor.advisorPigazo López, Alberto 
dc.contributor.advisorAzcondo Sánchez, Francisco Javier 
dc.contributor.authorLamo Anuarbe, Paula
dc.contributor.otherUniversidad de Cantabriaes_ES
dc.date.accessioned2019-05-09T10:57:06Z
dc.date.issued2019-04-12
dc.identifier.urihttp://hdl.handle.net/10902/16237
dc.description.abstractEn esta Tesis se realiza una revisión de las actuales técnicas de sincronización en relación con el tamaño del circuito en convertidores PFC a partir de la cual se propone un nuevo sistema de generación de la señal en cuadratura con la tensión de la red para PLLs con detector de fase basado en la transformación de Park que presenta una baja carga computacional y mejora las prestaciones de los PLLs convencionales en condiciones normales de operación. A continuación, se propone la optimización de algunos de los bloques funcionales del PLL para su implementación en un dispositivo lógico programable basado en una matriz de puertas (field programmable gate array, FPGA) con el objetivo de reducir aún más los recursos digitales empleados por el PLL. Por otra parte, y dado que generador de señal en cuadratura propuesto carece por sí mismo de capacidad de filtrado de la distorsión armónica de tensión, se presenta una estructura de filtrado con una respuesta precisa ante perturbaciones de la frecuencia de la red aun cuando la red contiene distorsión armónica. También, se propone una modificación de la estructura del PLL para incluir un lazo de control secundario feedback con objeto de modificar la frecuencia de corte del filtro implementado y durante variaciones de frecuencia, con la finalidad de mejorar su comportamiento dinámico. Las estrategias anteriormente descritas se validan en simulación y experimentalmente. Finalmente, se propone un nuevo control no lineal para un convertidor Boost PFC sin sensor de corriente que emplea los PLL propuestos con objeto de obtener un mejor factor de potencia en el caso de ser empleado en redes eléctricas débiles.es_ES
dc.language.isospaes_ES
dc.rightsAtribución-NoComercial-SinDerivadas 3.0 España*
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/3.0/es/*
dc.source244 p.es_ES
dc.subject.otherPLLes_ES
dc.subject.otherBaja carga computacionales_ES
dc.subject.otherConvertidores de potenciaes_ES
dc.subject.otherSincronizaciónes_ES
dc.subject.otherLazos de enganche en fasees_ES
dc.subject.otherElectrónica de potenciaes_ES
dc.subject.otherPhase Locked Loopes_ES
dc.subject.otherLow computional burdenes_ES
dc.subject.otherConverteres_ES
dc.subject.otherBoostes_ES
dc.subject.otherSynchronizationes_ES
dc.subject.otherFPGAes_ES
dc.subject.otherPower electronicses_ES
dc.titleEstrategias de sincronización de bajo coste computacional para rectificadores activos monofásicos.es_ES
dc.title.alternativePhase locked loop circuits with reduced hardware for single-phase AC–DC power converters.es_ES
dc.typeinfo:eu-repo/semantics/doctoralThesises_ES
dc.rights.accessRightsopenAccesses_ES


Ficheros en el ítem

Thumbnail

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo

Atribución-NoComercial-SinDerivadas 3.0 EspañaExcepto si se señala otra cosa, la licencia del ítem se describe como Atribución-NoComercial-SinDerivadas 3.0 España