Mostrar el registro sencillo

dc.contributor.advisorVillar Bonet, Eugenio, 1957- 
dc.contributor.authorPosadas Cobo, Héctor 
dc.contributor.otherUniversidad de Cantabriaes_ES
dc.date.accessioned2012-12-14T12:29:04Z
dc.date.available2012-12-14T12:29:04Z
dc.date.issued2011-07-21
dc.identifier.isbn978-84-694-7210-1
dc.identifier.otherD.L. SA. 592-2011
dc.identifier.urihttp://hdl.handle.net/10902/1178
dc.description.abstractRESUMEN: La estimación y verificación de las prestaciones de los diseños de sistemas embebidos de la forma más rápida posible al principio del proceso de diseño es un hito de gran importancia. Por ello, esta tesis propone una nueva solución basada en simulación por anotación de código fuente, que a costa de algo de precisión, permite realizar simulaciones muy rápidas con un mínimo esfuerzo de diseño. La primera tarea realizada en esta tesis ha sido extender el lenguaje SystemC para incluir primitivas de un sistema operativo de tiempo real(RTOS) que permiten la ejecución y el refinado de módulos software. La segunda parte de la tesis se ha centrado en la generación de una librería capaz de obtener datos dinámicamente sobre las prestaciones temporales de dichos sistemas a partir del código fuente, para poder verificar el cumplimiento de las características requeridas. Junto con los elementos SW se han desarrollado componentes SystemC de alto nivel capaces de modelar los elementos principales de un sistema embebido, como buses, memorias, redes de comunicaciones, etc. Por último se han desarrollado los componentes necesarios para poder incluir toda esta infraestructura en procesos de exploración automática del proceso de diseño, de forma que en base a descripciones iniciales del sistema en formato XML. La infraestructura de simulación y estimación de rendimiento ha sido desarrollada y probada en diversos proyectos europeos.es_ES
dc.description.abstractABSTRACT: Estimating and verifying system performance of embedded designs at the beginning of the design process is a very important task. Fast estimation tools are required in order to evaluate different design possibilities, such as HW/SW partitioning or resource allocation, to verify the fulfillment of the system constraints, or to support design space exploration flows. In this context, the thesis proposes a tool capable of simulating embedded systems using source code annotation. As a consequence,fast estimations are obtained with minimal design effort, obtaining an adequate accuracy. For developing such tool several tasks has been performed. First, the SystemC language has been extended to provide the designer with a model of a real-time operating system. This model enables the correct simulation, scheduling and debugging of embedded SW. The second element added is an infrastructure capable of estimating and annotating performance information for each basic block in the source code. This infrastructure enables obtaining timed simulations of the SW. Additionally generic TLM elements have been developed to enable creating models of the HW platforms. Finally, additional components has been developed to use the proposed tool in a complete Design Space Exploration flow. The simulation infrastructure has been developed and checked in several European projects, and in collaboration with private companies.es_ES
dc.format.extent297 p.es_ES
dc.language.isospaes_ES
dc.publisherUniversidad de Cantabriaes_ES
dc.sourceTesis Doctorales en Red (TDR)es_ES
dc.subject.otherSimulaciónes_ES
dc.subject.otherDiseño electrónicoes_ES
dc.subject.otherDiseño ayudado por ordenadores_ES
dc.subject.otherCo-diseño HW/SWes_ES
dc.subject.otherEstimación de prestacioneses_ES
dc.subject.otherCo-simulación nativaes_ES
dc.subject.otherSimulationes_ES
dc.subject.otherElectronic designes_ES
dc.subject.otherComputer aided designes_ES
dc.subject.otherHW/SW co-designes_ES
dc.subject.otherPerformance estimationes_ES
dc.subject.otherNative co-simulationes_ES
dc.titleEstimación de prestaciones para exploración de diseño en sistemas embebidos complejos HW/SWes_ES
dc.title.alternativeEarly performance estimation for design exploration in complex HW/SW embedded systemses_ES
dc.typeinfo:eu-repo/semantics/doctoralThesises_ES
dc.relation.publisherVersionhttp://hdl.handle.net/10803/32204es_ES
dc.rights.accessRightsopenAccesses_ES


Ficheros en el ítem

Thumbnail

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo